Дешифратор с суммированием напряжений и токов

 

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах на магнитных элементах памяти. Целью изобретения является повышение надежности работы дешифратора за счет снижения токов в выходных обмотках 3 невыбранных трансформаторов 1, приводящего к повышению вероятности бессбойной работы дешифратора. Для достижения поставленной цели вторые выводы выходных обмоток 3 объединены между собой и вторые выводы нагрузочных резисторов 7 объединены между собой . 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4 С 11 С 8 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4240082/24-24 (22) 20.02.87 (46) 15.01.89. Бюл. N- 2 (72) Ю.С.Ермолин (53) 681.327.66 (088.8) (56) Вопросы радиоэлектроники.

Сер. XII, вып. 6, 1963, с.49-58.

Авторское свидетельство СССР

Ê 482885, кл. Н 03 К 13/00, 1972. (54) ДЕШИФРАТОР С СУММИРОВАНИЕМ НАПРЯЖЕНИИ И ТОКОВ (57) Изобретение относится к области вычислительной техники и может быть

„„SU„„1451?65 А1 использовано в запоминающих устройствах на магнитных элементах памяти.

Целью изобретения является повышение надежности работы дешифратора за счет снижения токов в выходных обмотках 3 невыбранных трансформаторов 1, приводящего к повышению вероятности бессбойной работы дешифратора. Для достижения поставленной цели вторые выводы выходных обмоток 3 объединены между собой и вторые выводы нагрузочных резисторов 7 объединены между собой. 1 ил.

1451765 дает падение напряжения на его обмотках 3, 4 и 2 °

Можно показать, что значения токов ?а и ?я в нагрузочных резисторах выбранного и невыбранного трансформаторов (при одинаковом числе витков в обмотках) равны

U (n-1)

К„+ R (n-1)/n

Тв

10 (n-1) 7п

Re а соответствующие токи для прототипа равны

U (n-1)

1 в Кн + Кщ

I н R„

Составитель А.Дерюгин

Редактор E.Êoï÷à Техред М.Дидык Корректор М.Самборская

Заказ 7085/50 Тираж 558

Подписное

ВШП1ПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно;полиграфическое предприятие, r ужгород, ул. Проектная, 4

Изобретение относится к вычислиттельной технике и может быть использовано в запоминающих устройствах на магнитных элементах памяти.

Целью изобретения является повышение надежности дешифратора за счет снижения токов в выходных обмотках невыбранных трансформаторов.

На чертеже изображена схема дешифратора.

Дешифратор состоит из и трансформаторов 1, каждый из которых содержит обмотки 2 и входную обмотку 3. Все трансформаторы 1 объединены общей шунтирующей обмоткой 4, в которую включен шунтирующий резистор 5. Одни выводы выходных обмоток 3 подключены к одной шине 6, другие - к одним выводам нагрузочных резисторов 7, другие выводы которых подключены к другой шине 8.Сердечники трансформаторов

1 выполнены из материала с непрямоугольной петлей гистерезиса.

Дешифратор работает следующим образом.

Входные сигналы в виде импульсов напряжений прикладываются к обмоткам

2 всех трансформаторов 1, кроме одного, выбранного. По обмоткам 2 трансформаторов 1, к которым приложено напряжение, течет ток, который вызывает появление импульсов электродви.жущей силы на вторичных обмотках 3 и 4 этих трансформаторов 1.

Так как обмотка 4 замкнута, то по ней течет ток, который создает падение напряжения на обмотках 4, 3 и 2 трансформатора 1, к которому не прикладывалось напряжение. Так как обмотки 3 трансформаторов, к которым приложены импульсы напряжений, замкнуты через обмотку 3 выбранного трансформатора — трансформатора, к которому не приложено напряжение, то по обмотке 3 этого трансформатора течет суммарный ток, который соз20 где U — амплитудное значение импульса напряжения, приложенного к входной обмотке трансформатора;

К„ и R - -значения сопротивлений нагру25 эочного и шунтирующего резисторов.

Очевидно, что снижение тока I в предлагаемом дешифраторе тем больше, чем больше значение R>.

Формула

Дешифратор с суммированием напряжений и токов, содержащий нагрузочные резисторы, трансформаторы с входными, выходными и шунтирующей обмотками, и шунтирующий резистор, выводы которого соединены с выводами шунтирующей обмотки, первые выводы выход"

40 ных обмоток соединены с первыми выводами нагрузочных резисторов, о т — . л и ч а ю шийся тем, что, с целью повышения надежности дешифратора, вторые выводы выходных обмоток

45 объединены между собой и вторые выводы нагрузочных резисторов объединены между собой.

Дешифратор с суммированием напряжений и токов Дешифратор с суммированием напряжений и токов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в програьмируемых постоянных запоминающих устройствах

Изобретение относится к вычислительной технике и предназначено для использования в БИС запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в микросхемах памяти с резервированием

Изобретение относится к вычислительной технике, а именно к дешифраторам адреса микросхем памяти, и может быть использовано при проектировании микросхем памяти с резервированием

Изобретение относится к вычислител 1ной технике и может быть исnj « 2J пользовано в составе запоминающего устройства

Изобретение относится к области вычислительной техники и может быть использовано при построении интегральных микросхем памяти

Изобретение относится к вычислительной технике и может быть использовано в ЗУ на МДП-транзисторах в интегральном исполнении

Изобретение относится к вычислительной технике и может быть применено в различных типах запоминающих устройств (ОЗУ, ПЗУ, ППЗУ, РПЗУ) для построения устройств дешифрации

Изобретение относится к вычислительной технике и автоматике, а именно к быстродействующим логическим схемам, и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств в качестве дешифратора адресов строк и столбцов

Изобретение относится к быстродействующим логическим схемам и полупроводниковой технике и может быть использовано в устройствах вычислительной техники и автоматики

Изобретение относится к быстродействующим логическим схемам, а именно к дешифраторам, и может быть использовано в устройствах вычислительной техники и автоматики

Изобретение относится к вычислительной технике, а именно к быстродействующим логическим схемам, и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Техническим результатом является повышение быстродействия и создание устройства, в котором внутреннее преобразование информации производится в двузначной токовой форме сигналов, определяемое состоянием входных токовых двоичных сигналов. Устройство содержит четыре логических элемента НЕ, четыре логических элемента И, два размножителя сигналов. 3 з.п. ф-лы, 10 ил.
Наверх