Устройство для записи информации в полупроводниковые блоки памяти

 

Союз Советскмх

Соцмалмстмческмх

Реслублмк

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (iii765872 (6!) Дополнительное к авт. свид-ву— (22) Заявлено 31.01.78 (21) 2576348/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) M. Кл з

G ll С700

Государстееииый комитет

Опубликовано 23.09.80. Бюллетень % 35

Дата опубликования описания 28.09.80 (53) УДК 681.327..6 (088.8) ао делан изобретений и открытий (72) Авторы изобретения

В. И. Миронцев, А. Б. Акинфиев, Ю. Л. Ушаков и К. В. Наджарян (7l) Заявитель (54) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ

В ПОЛУПРОВОДНИКОВЫЕ БЛОКИ ПАМЯТИ

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам записи информации в полупроводниковые блоки памяти с плавкимн перемычками, например в микросхемы

К155РЕЗ, К556РЕ4 или K500PE 149.

Известно устройство, содержащее блок управления на микропроцессоре, блок сравнения, блок формирователей токов программирования и блок индикации (IJ. Это устройство обеспечивает запись информации с перфоленты и может работать с микросхемами любого типа, так как представляет по существу малую вычислительную машину.

Недостатком его является большая сложность и малая эффективность при большой номенклатуре и малом количестве программируемых микросхем, а также сложность внесения изменений и записи информации без перфоленты.

Наиболее близким по технической сущности к предлагаемому изобретению является устройство, содержащее регистр адреса, информационный регистр, узел фиксации положения блоков памяти, блоки индикации, сравнения и управления, формирователи токов программирования, выходы которых сое2 динены соответственно с информационным выводом и управляющим входом узла фиксации. положения блоков памяти, адресный вход которого подключен к первому входу блока индикации и выходу регистра адреса, управляющий вход которого соединен с входом сброса информационного регистра и с первым выходом блока управления, второй и третий выходы которого соединены соответственно со входами формирователей токов программирования и со вторым входом бло10 ка индикации, третий вход которого соединен с выходом информационного регистра и с первым входом блока сравнения, выход которого соединен со входом блока управления j2).

Основным недостатком этого устройства является отсутствие амплитудного дискриминатора на входе сравнения, что приводит к нечеткому различию уровней нуля и единицы при записи информации, кроме того, при программировании микросхем с табли2в цы истинности вручную производительность труда оператора сильно снижается, так как ему приходится переносить взгляд с регистров на таблицу, расположенную в стороне .от устройства.

765872

4 тием на кнопку «Установка» в блоке управления б устанавливают регистр адреса и информационный регистр 2 в исходное (нулевое) состояние, в блок 9 задания программ устанавливают носитель информации (таблицу инстинности). Нажатием на кнопки ин3 формационного регистра 2 заносят в него информацию, соответствующую позициям поля информации на носителе информации, которая контролируется на индикаторах блока индикации 4. Нажатием на кнопку «Пуск» в блок управления 5 запускают устройство, которое считывает информацию иэ программируемой микросхемы через амплитудный

$0

3

Цель изобретения — увеличить надежность и повысить быстродействие устройства

Это достигается тем, что в устройство для записи информации в полупроводниковые блоки памяти введены амплитудный дискриминатор и блок задания программ, вход которого соединен с управляющим входом регистра адреса, входы амплитудного дискриминатора подключены соответственно к информационному выводу узла фиксации положения блоков памяти и к выходу информационного регистра, а выход соединен со вторым входом блока сравнения и четвертым входом блока индикации. . Для обеспечения записи информации с эталона, устройство дополнительно может содержать блок хранения эталонов программ вход которого соединен с выходом регистра адреса, а выход — с входом установки информационного регистра.

Для обеспечения записи информации от внешнего устройства (терминал, фотосчитыватель, ЗВМ и т. д.) устройство дополнйтельно может содержить блок сопряжения и блок памяти, выход которого соединен с входом установки информационного регистра, первый вход — с выходом регистра адреса, а второй вход — с выходом блока сопряжения.

Предпочтительно выполнение конструкции устройства, в который блок задания программ содержит вал с прижимными роликами и храповым механизмом, электромагнит и усилитель, при этом храповой механизм соединен с якорем электромагнита, обмотка которого подключена к выходу усилителя.

На фиг. 1 представлена структурная схема устройства; на фиг. 2 и 3 — то же, варианты; на фиг. 4 — конструкция блока задания программ; на фиг. 5 — алгоритм работы устройства.

Устройство для записи информации содержит регистр адреса l, информационный регистр 2, узел фиксации положения блоков памяти 3, блок индикации 4, блок сравнения

5, блок управления, б, формирователи 7 токов программирования, q,ìïëèòóäíûé дискри= минатор 8 и блок 9 задания программ. Устройство также может содержать блок 10 хранения эталонов программ, блок сопряжения ll н блок памяти 12, при этом вход ! 3 устройства соединяется с внешним устройством через стандартный интерфейс.

Блок 9 задания программ при этом содержит вал 14, прижимные ролики 15, храповой механизм 16, якорь 1? электромагнита, обмотка которого 18 подключена через усилитель

19 к входу 20.

Устройство работает следующим образом.

Перед началом работы в узел фиксации положения блоков памяти 3 устанавливают микросхему для записи в ней информации, т..е. подлежащую программированию. Нажа1$

29

2Si

3О зз дискриминатор 8, сравнивает ее с информацией информационного регистра 2 в блоке сравнения 5, который вырабатывает сигнал разрешения записи «единицы» в микросхему в случае наличия «единицы» в информационном регистре 2 н отсутствия ее в программируемой микросхеме. В ответ на этот сигнал блок управления 6 включает формирователи 7 токов программирования, которые вырабатывают серию управляющих сигналов и токов программирования в соответствии с техническими требованиями на данный тип микросхемы. Амплитудный дискриминатор 8 контролирует проведенную запись, и в случае ее успешного окончания в блоке индикации 4 загорается соответствующий индикатор, а блок сравнения 5 совместно с блоком управления 6 вырабатывает сигнал на переход к"следующему разряду информации данного адреса, и далее процесс повторяется до окончания программирования .всего информационного слова, о чем сигнализирует соответствующий индикатор в блоке управления. В том случае, если процесс программирования становится невозможным (на месте «нуля» по каким-либо причинам оказалась «единица») блок управления 6 останавливает работу устройства и сигнализирует об этом соответствующим индикатором блока индикации 4. В том случае, если с первого раза запись «единицы» в микросхему не производится, блок управления 6 совместно с формирователями 7 токов программирования вырабатывает ток программирования большей амплитуды; если и это не обеспечивает запись «единицы» в микросхему, то устройство останавливается и в блоке индикации 4 загорается индикатор брака.

Описанная последовательность работы устройства подробно иллюстрируется алгоритмом на фиг. 5.

При программировании микросхемы с эталона устройство содержит блок 10 хранения эталонов программ, при этом считывание информации производится через информационный регистр 2 непосредственно с эталонной микросхемы, адресные входы которой подключаются к выходу регистра адреса 1. Работа устройства при этом не изменяется.

765872

При программировании микросхемы

ППЗУ от внешнего устройства считывание информации производится через информационный регистр 2 с блока памяти !2„ который через блок сопряжения ll подключен ко входу 13 устройства. Блок сопряжения 11 преобразует входные произвольные сигналы в стандартные сигналы для устройства н осуществляет связь между устройством и внешним устройством. В этом случае работа собственно устройства по одному адресу происходит так же, как описывалось, а работа блока сопряжения в каждом конкретном случае изменяется в зависимости от используемого внешнего устройства.

Увеличение надежности записи достигается сужением областей допустимых значений напряжений логического «нуля» и «едн- 1» ницы» во введенном амплитудном дискриминаторе вместо непосредственного подключения выходов программируемои микросхемы к входам логических элементов блока сравнения, и совмещением носителя информации с регистрами адреса и информации, что уменьшает ошибки оператора. Повышение производительности труда достигается автоматическим перемещением носителя информации на один шаг с одновременным приращением регистра адреса и установкой ре- и гистра информации. Взаимное расположение блоков устройства выбрано таким, что отвлечение внимания оператора минимально, а, следовательно, скорость программирования максимальна.

Формула изобретения

1. Устройство для записи информации в полупроводниковые блоки памяти, содержащее регистр адреса, информационный регистр, узел фиксации положения блоков памяти, блоки индикации, сравнения, управления и формирователи токов программирования, выходы которых соединены соответственно с информационным выводом и управляю- 49 щим входом узла фиксации положения блоков памяти, адресный вход которого подключен к первому входу блока индикации и выходу регистра адреса, управляющий вход

6 которого соединен со входом сброса информационного регистра и с первым выходом блока управления, второй и третий выходы которого соединены соответственно со входами формирователей токов программирования и со вторым входом блока индикации, третий вход которого соединен с выходом информационного регистра и с первым входом блока сравнения, выход которого соединен со входом блока управления, отличшощееся тем, что, с целью увеличения надежности и повышения быстродействия устройства, оно содержит амплитудный дискриминатор и блок задания программ, вход которого соединен с управляющим входом регистра адреса, вход амплитудного дискриминатора подключен соответственно к информационному выводу узла фиксации положения блоков памяти и к выходу информационного регистра, а выход соединен со вторым входом блока сравнения и четвертым входом блока индикации.

2. Устройство по п. 1, отличающееся тем, что оно содержит блок хранения эталонов программ, входы которого соединены с выходом регистра адреса, а выход — с входом установки информационного регистра.

3. Устройство по и. l, отличающееся тем, что оно содержит блок сопряжения и блок памяти, выход которого соединен с входом установки информационного регистра,.первый вход — с выходом регистра адреса, а второй вход — с выходом блока сопряжения.

4. Устройство по п. I отличающееся тем, что блок задания программ содержит вал с прижимными роликами и храповым механизмом, электромагнит и усилитель, при этом храповой механизм соединен с якорем электромагнита, обмотка которого подключена к выходу усилителя.

Источники информации, принятые во внимание прн экспертизе

1. «Model 1802 P-ROM WRITER», MlNATO ELECTRONIC INC, 1974.

2. «VNE MEMOIRE MORTE S12 BITS», Programmation automatique, Electronigue

IndustrieIl, !970, November, 714 — 715 (прототип) .

?65872

Редактор О. Степина

Заказ 65 IS/48

Составитель Ю. Ушаков

Техред К. Шуфрнч Корректор Ю. Макаренко

Тираж 662 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и от крытий

I I 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4

Устройство для записи информации в полупроводниковые блоки памяти Устройство для записи информации в полупроводниковые блоки памяти Устройство для записи информации в полупроводниковые блоки памяти Устройство для записи информации в полупроводниковые блоки памяти Устройство для записи информации в полупроводниковые блоки памяти 

 

Похожие патенты:
Наверх